CAEN 可编程逻辑模块

简介

  • 简介

硬件

  • 硬件
  • 扩展子板

固件

  • 系统固件

驱动

  • PLULib

SCI-COMPILER

  • SCI-COMPILER
  • COINCIDENCE TRIGGER
  • MULTICHANNEL SCALER AND PATTER MATCHING TRIGGER LOGIC
CAEN 可编程逻辑模块
  • »
  • CAEN x495 使用说明
  • 查看页面源码

CAEN x495 使用说明¶

如果您需要固件的支持,请联系吴鸿毅(wuhongyi@qq.com / wuhongyi@pku.edu.cn)


简介

  • 简介

硬件

  • 硬件
    • USB Interface
    • Ethernet Interface
    • Main FPGA
    • User FPGA
    • Gate and Delay Generator
    • Clock Distribution
    • Front/Rear Panel
  • 扩展子板
    • User FPGA I/O ports
    • User’s Code
      • G port

固件

  • 系统固件
    • CAENUpgrader
      • Get Main FPGA Firmware
      • Upgrade Main FPGA Firmware
      • Upgrade User FPGA Firmware
    • Address Map
      • User FPGA Data Access
      • User FPGA Register Access
      • Configuration ROM
      • Configuration and Status Registers
      • Flash Configuration
      • Internal Scratch SRAM

驱动

  • PLULib
    • PLULib Test
    • Error Codes
    • 库函数
    • 数据结构和类型描述

SCI-COMPILER

  • SCI-COMPILER
  • COINCIDENCE TRIGGER
  • MULTICHANNEL SCALER AND PATTER MATCHING TRIGGER LOGIC
    • PATTERN GENERATOR
    • LOGIC ANALYZER
    • MEMORY MAPPED REGISTER
    • COUNTERS
    • PATTERN MATCHING
    • STATE MACHINE GENERATOR
    • FIRMWARE REVIEW
下一页

© 版权所有 2019, Hongyi Wu(吴鸿毅).

利用 Sphinx 构建,使用了 主题 由 Read the Docs开发.